搜索结果: 1-6 共查到“计算机工程 FFT”相关记录6条 . 查询时间(0.046 秒)
MIMO-OFDM的FFT/IFFT处理器
快速傅里叶变换 流水线结构 多输入多输出 正交频分复用
2012/3/6
面向多输入多输出(MIMO)正交频分复用(OFDM)系统,设计一种可配置的FFT/IFFT运算处理器。给出多通路流水线FFT/IFFT处理器架构,通过一个输入数据重排模块,实现来自4条信道的多通路数据同时计算,支持不同数据率的FFT/IFFT运算。性能分析表明,在SMIC 0.13 μm工艺下,该处理器的最高时钟频率可达125 MHz,面积达到1.800×1.500 μm2。
提出一种高性能并行快速傅里叶变换(FFT)处理器的设计方案,采用4个蝶形单元进行并行处理,利用改进的无冲突操作数地址映射方式,保证每个周期同时读取和写入16个数据。给出该处理器的FPGA实现,性能评测结果表明,与其他FFT处理器相比,该并行FFT处理器的性能较优,能满足实际应用需求。
可配置高速高精度FFT的硬件实现
混合基 乒乓RAM 浮点执行单元 流水线
2009/2/17
提出了一种高速、可变长点、混合基8/4/2、浮点的FFT硬件模块化设计方案。设计方案中,改进了基8/4/2混合基算法,能够处理可变长2N(3≤N≤12)采样点;提出了一种乒乓RAM结构和数据地址的组织,可以同时存、取和处理16个数据,保证处理实时性;采用了超长流水线浮点执行单元,提高了处理结果的精度。目前,该设计已在FPGA上实现,采样点长4k时处理能力为250MSPS。采用0.18μm CMOS...
POWER ESTIMATION OF PIPELINE FFT PROCESSORS
Pipeline FFT processor power analysis utilization rate
2010/1/11
Pipeline FFT processors are used in mobile communication systems and in
particular in OFDM-based systems. This paper presents a method for power analysis of
pipeline FFT processors. This method appl...
一种基于DAB正交频分复用系统的变长度高速FFT处理器的硬件设计
OFDMFFT 并行结构 基2/4/8
2008/11/27
分析对比现有FFT实现技术的角度出发,选择采用基2/4/8的单步延迟FFT结构、16位的定点Q15数据表示格式,完成了一种FFT处理器的设计。通过三个选择器实现了变长度设计,同时还进行了乘法单元的优化,用Altera公司的StratixⅡ系列FPGA综合验证了其功能。最终基于Charter标准单元库的0.35?滋m CMOS工艺进行了实现,采用Synopsis Design Compiler进行了...