搜索结果: 1-8 共查到“计算机科学技术 RISC”相关记录8条 . 查询时间(0.053 秒)
RISC-V指令集架构的开放性、模块化、高度可定制性的特点使得其成为体系结构和软件系统创新的理想实验平台。为了更好地促进学术交流,第一届RISC-V技术及生态研讨会(RVTE2021)将与RISC-V中国峰会同期举办。本届研讨会拟于2021年6月28日(暂定)在上海召开。会议由中国科学院软件研究所主办,聚焦于RISC-V相关的原创性研究、系统应用及生态建设,包括新的软件架构设计、系统实现、开发工具...
第一届中国RISC-V论坛在清华大学深圳国际研究生院举行(图)
第一届 中国 RISC-V 论坛 清华大学深圳国际研究生院
2019/11/21
2019年11月12-13日,由帕特森RISC-V国际开源实验室(RISC-V International Open Source Laboratory)、RISC-V基金会中国委员会、中国开放指令生态(RISC-V)联盟主办,清华-伯克利深圳研究院承办的“第一届中国RISC-V论坛”在清华大学深圳国际研究生院举行。论坛主题为“构建免费、自由的生态体系”(Ecosystem Wants to Be...
8位RISC MCU IP软核仿真的新方法
RISC 仿真 指令存储器模块
2009/5/14
介绍了一种8位RISC MCU IP核的体系结构,采用自顶向下的设计思想对其进行模块划分,分析了流水线及跳转指令操作的实现,提出建立虚拟指令存储器模块对MCU IP核仿真的方案,并给出对虚拟指令存储器初始化的方法,该方法提高了MCU IP软核仿真的效率。
研制开发HS-4075GX台式图形工作站及基础配套软件、HIBASE数据库管理系统、电子邮件系统及图形软件包。电子部六所研制开发的华胜4075GX台式图形工作站采用了先进RISCSPARC和硬件图形加速处理技术。它具有性能高、体积小、体系结构先进、与SUNSPARCSTATION2GX工作站完全兼容,达到国际90年代初水平;华胜键盘、八串一并选件板、单并选件板提高了系统的扩充能力并降低了成本;高级...
面向RISC-DSP处理器的代码生成和优化
代码生成 代码优化 RISC-DSP处理器
2009/1/13
随着嵌入式系统应用的发展,高效和小型化是其主要特点,这对目标代码质量的要求也越来越高。针对自行设计的32位具有RISCDSP结构的媒体处理器MD32特有的体系结构特点,提出C编译器支持的,在汇编代码级通过指令调度和转换指令操作数及其类型的代码优化方法,实现输出高效的并行指令。统计数据表明:代码执行效率平均可以提高15%,而代码密度平均提高12%。
32位RISC微处理器FPGA验证平台设计与实现
微处理器 FPGA 验证平台 VxWorks操作系统
2008/3/6
微处理器的验证工作是一项复杂而重要的工作。针对传统的FPGA验证在板级验证过程中存在不能快速定位错误和调试方法单一等问题,同时结合“龙腾R2”微处理器的验证需求,设计了“龙腾R2”微处理器的FPGA验证平台,在该验证平台上成功进行了指令和VxWorks操作系统的测试。实践表明该验证平台大大缩短了验证周期,整个验证平台原理清晰,结构简单,扩展灵活、方便。
RISC微处理器中I/O子系统设计的一种优化方法*
微处理器 I/O子系统 FIFO IOSS
2008/3/3
低效率的访存操作是限制微处理器性能提高的一个关键因素。提出了I/O子系统(IOSS)设计中一种优化的模型,阐述了该模型提高访存效率的机制,分析了这种模型协调微处理器与存储器之间速度差异的作用。Verilog仿真、综合和静态时序分析的结果表明该设计达到了预定的要求。目前龙腾Ⅱ微处理器已经进入后端流程,不久将使用0.18μm的工艺进行流片。
西安交大高性能浮点RISC微处理器研制成功
西安交通大学 高性能浮点RISC微处理器
2004/11/22
中广网西安2004年11月22日消息 记者从西安交大获悉:集成度约300万管的32位高性能浮点RISC微处理器在该校研制成功,该成果采用国内研发的指令系统,具有完全自主知识产权。